- 目錄
-
第1篇ic設計經(jīng)理崗位職責 第2篇ic數(shù)字邏輯設計工程師崗位職責 第3篇ic設計工程崗位職責 第4篇集成電路ic設計崗位職責 第5篇ic數(shù)字設計工程師崗位職責 第6篇ic設計工程師崗位職責 第7篇ic設計總監(jiān)崗位職責 第8篇ic數(shù)字設計崗位職責 第9篇ic電路設計工程師崗位職責 第10篇ic設計崗位職責 第11篇ic前端設計崗位職責 第12篇ic版圖設計崗位職責 第13篇數(shù)字ic設計崗位職責及職位要求 第14篇ic模擬設計工程師崗位職責 第15篇ic版圖設計工程師崗位職責 第16篇集成電路ic設計工程師崗位職責、要求以及未來可以發(fā)展的方向 第17篇數(shù)字ic前端設計崗位職責 第18篇ic設計驗證工程師崗位職責 第19篇模擬ic設計工程師崗位職責 第20篇資深ic設計工程師崗位職責
第1篇 ic設計經(jīng)理崗位職責
崗位職責:
1、負責芯片部門的團隊組織和技術建設;
2、負責芯片反向和正向設計的項目組合管理;
3、負責芯片部門的對外技術合作;
4、參與重要項目評估并提出芯片反向和正向設計具體解決方案;
5、參與重要項目的具體設計工作并承擔技術骨干;
任職資格:
1、微電子或電子通信類相關專業(yè),本科及以上學歷,五年以上ic設計經(jīng)驗,有相關反向分析經(jīng)驗者優(yōu)先考慮。
2、精通ic數(shù)字前段設計及相關設計工具并熟悉后端設計流程,有綜合及時序分析的相關經(jīng)驗。
3、熟悉前端電路仿真分析和驗證。
4、熟悉32位單片機和arm架構者優(yōu)先。
5、有過32位單片機編譯器工作經(jīng)驗者優(yōu)先。
6、有成功的正、反向開發(fā)經(jīng)驗,有多款成功的產(chǎn)品流片經(jīng)驗優(yōu)先。
7、具有豐富的ic正反向設計外部技術資源,在必要時組織對外合作。
8、有很強的團隊組織和協(xié)調(diào)能力,能夠獨自帶領團隊解決各種復雜問題。
第2篇 ic數(shù)字邏輯設計工程師崗位職責
職位描述:崗位要求:1、電子、信息、通信、應用數(shù)學、應用物理等相關專業(yè)畢業(yè),全日制本科或以上學歷。2、有一年邏輯設計電路設計或驗證經(jīng)驗。3、有良好電路基礎知識和...
第3篇 ic設計工程崗位職責
數(shù)字ic設計工程師 紫光同芯微電子有限公司 紫光同芯微電子有限公司,同方微電子,紫光同芯 數(shù)字ic設計工程師
工作內(nèi)容:
1、根據(jù)需求分析文檔,設計系統(tǒng)整體框架
2、完成模塊級設計文檔
3、根據(jù)設計文檔,確保設計的良好實現(xiàn)
4、確定驗證方案,完成模塊級驗證和系統(tǒng)級驗證
5、根據(jù)評測方案,完成芯片評測,定位并解決評測問題
任職資格:
1、電子、微電子相關專業(yè)本科以上學歷
2、熟悉數(shù)字邏輯設計,熟練掌握verilog語言,熟悉ic設計開發(fā)流程
3、熟悉arm體系架構和amba總線,具備soc設計經(jīng)驗;熟練使用synopsys開發(fā)工具
4、掌握數(shù)字電路結構的功能和特性,有較強的理論分析和動手能力
第4篇 集成電路ic設計崗位職責
崗位職責:
主要負責前端設計,后端研發(fā),ic的設計;
1.負責數(shù)字電路的規(guī)格定義、rtl代碼編寫、驗證、綜合、時序分析、可測性設計;
2.負責進行電路設計、仿真以及總體布局和修改;
3.制作ic芯片功能說明書;
4.負責芯片的開發(fā)和設計工作;
5.負責與版圖工程師協(xié)作完成版圖設計,提供技術支持;
6.及時編寫各種設計文檔和標準化資料,實現(xiàn)資源、經(jīng)驗共享。
四、職位要求:
1、25-40歲,211統(tǒng)招本科,5年工作經(jīng)驗。
2、豐富的ic設計經(jīng)驗。
崗位職責:
主要負責前端設計,后端研發(fā),ic的設計;
1.負責數(shù)字電路的規(guī)格定義、rtl代碼編寫、驗證、綜合、時序分析、可測性設計;
2.負責進行電路設計、仿真以及總體布局和修改;
3.制作ic芯片功能說明書;
4.負責芯片的開發(fā)和設計工作;
5.負責與版圖工程師協(xié)作完成版圖設計,提供技術支持;
6.及時編寫各種設計文檔和標準化資料,實現(xiàn)資源、經(jīng)驗共享。
四、職位要求:
1、25-40歲,211統(tǒng)招本科,5年工作經(jīng)驗。
2、豐富的ic設計經(jīng)驗。
第5篇 ic數(shù)字設計工程師崗位職責
數(shù)字ic設計工程師 紫光同芯微電子有限公司 紫光同芯微電子有限公司,同方微電子,紫光同芯 數(shù)字ic設計工程師
工作內(nèi)容:
1、根據(jù)需求分析文檔,設計系統(tǒng)整體框架
2、完成模塊級設計文檔
3、根據(jù)設計文檔,確保設計的良好實現(xiàn)
4、確定驗證方案,完成模塊級驗證和系統(tǒng)級驗證
5、根據(jù)評測方案,完成芯片評測,定位并解決評測問題
任職資格:
1、電子、微電子相關專業(yè)本科以上學歷
2、熟悉數(shù)字邏輯設計,熟練掌握verilog語言,熟悉ic設計開發(fā)流程
3、熟悉arm體系架構和amba總線,具備soc設計經(jīng)驗;熟練使用synopsys開發(fā)工具
4、掌握數(shù)字電路結構的功能和特性,有較強的理論分析和動手能力
第6篇 ic設計工程師崗位職責
數(shù)字ic設計工程師 紫光同芯微電子有限公司 紫光同芯微電子有限公司,同方微電子,紫光同芯 數(shù)字ic設計工程師
工作內(nèi)容:
1、根據(jù)需求分析文檔,設計系統(tǒng)整體框架
2、完成模塊級設計文檔
3、根據(jù)設計文檔,確保設計的良好實現(xiàn)
4、確定驗證方案,完成模塊級驗證和系統(tǒng)級驗證
5、根據(jù)評測方案,完成芯片評測,定位并解決評測問題
任職資格:
1、電子、微電子相關專業(yè)本科以上學歷
2、熟悉數(shù)字邏輯設計,熟練掌握verilog語言,熟悉ic設計開發(fā)流程
3、熟悉arm體系架構和amba總線,具備soc設計經(jīng)驗;熟練使用synopsys開發(fā)工具
4、掌握數(shù)字電路結構的功能和特性,有較強的理論分析和動手能力
第7篇 ic設計總監(jiān)崗位職責
ic設計總監(jiān) 廣州眾諾電子技術有限公司 廣州眾諾電子技術有限公司,眾諾,眾諾 、負責把控ic設計全流程數(shù)研發(fā)計劃;
3、負責對產(chǎn)品需求進行分析和整理、關鍵技術預言、識別及研發(fā)攻關
4、負責ic設計部門的對外技術合作;
任職資格:
1、微電子或電子通信類相關專業(yè),本科及以上學歷,五年以上ic設計經(jīng)驗,有設計mcu經(jīng)驗者優(yōu)先。
2、精通ic數(shù)字前端設計并熟悉后端設計流程,有綜合及時序分析的相關經(jīng)驗。
3、有多款成功的產(chǎn)品流片經(jīng)驗優(yōu)先。
4、具有豐富的ic正反向設計外部技術資源,在必要時組織對外合作。
5、有很強的團隊組織和協(xié)調(diào)能力,能夠獨自帶領團隊解決各種復雜問題。
第8篇 ic數(shù)字設計崗位職責
數(shù)字ic設計工程師 紫光同芯微電子有限公司 紫光同芯微電子有限公司,同方微電子,紫光同芯 數(shù)字ic設計工程師
工作內(nèi)容:
1、根據(jù)需求分析文檔,設計系統(tǒng)整體框架
2、完成模塊級設計文檔
3、根據(jù)設計文檔,確保設計的良好實現(xiàn)
4、確定驗證方案,完成模塊級驗證和系統(tǒng)級驗證
5、根據(jù)評測方案,完成芯片評測,定位并解決評測問題
任職資格:
1、電子、微電子相關專業(yè)本科以上學歷
2、熟悉數(shù)字邏輯設計,熟練掌握verilog語言,熟悉ic設計開發(fā)流程
3、熟悉arm體系架構和amba總線,具備soc設計經(jīng)驗;熟練使用synopsys開發(fā)工具
4、掌握數(shù)字電路結構的功能和特性,有較強的理論分析和動手能力
第9篇 ic電路設計工程師崗位職責
工作職責:
1、負責模擬ic電路設計和分析;
2、負責芯片模擬電路部分反向分析和仿真;
3、負責芯片模擬部分規(guī)格制定和可行性分析,編寫電路設計文檔;
4、協(xié)助版圖設計工程師完成模擬ic版圖設計;
5、協(xié)助測試工程師制定測試方案;
職位要求:
1、微電子或電子通信類相關專業(yè),三年以上ic正向設計或者反向分析經(jīng)驗。
2、熟悉模擬ic設計流程,熟練掌握pll、opa、bandgap、ad/da等基本電路。
3、扎實的電路理論知識,ic設計理論基礎,非常好的邏輯思維能力。
4、熟練使用cadence等eda設計工具和流程。
5、熟悉板級工藝和版圖分析。
6、有多款成功的產(chǎn)品流片經(jīng)驗優(yōu)先。
第10篇 ic設計崗位職責
數(shù)字ic設計工程師 紫光同芯微電子有限公司 紫光同芯微電子有限公司,同方微電子,紫光同芯 數(shù)字ic設計工程師
工作內(nèi)容:
1、根據(jù)需求分析文檔,設計系統(tǒng)整體框架
2、完成模塊級設計文檔
3、根據(jù)設計文檔,確保設計的良好實現(xiàn)
4、確定驗證方案,完成模塊級驗證和系統(tǒng)級驗證
5、根據(jù)評測方案,完成芯片評測,定位并解決評測問題
任職資格:
1、電子、微電子相關專業(yè)本科以上學歷
2、熟悉數(shù)字邏輯設計,熟練掌握verilog語言,熟悉ic設計開發(fā)流程
3、熟悉arm體系架構和amba總線,具備soc設計經(jīng)驗;熟練使用synopsys開發(fā)工具
4、掌握數(shù)字電路結構的功能和特性,有較強的理論分析和動手能力
第11篇 ic前端設計崗位職責
數(shù)字ic前端設計 主要職責
1、負責數(shù)?;旌蟟c中數(shù)字電路架構選取、算法建模仿真、驗證;
2、獨立或帶領團隊數(shù)字電路設計流程,包括rtl代碼編寫、驗證、綜合、時序檢查。
崗位要求:
1.有2年以上數(shù)字ic前端工作經(jīng)驗;
2.熟悉高速adc/dac、數(shù)字信號處理或jesd 204b控制電路;
3.熟悉數(shù)字集成電路前端設計流程,熟悉verilog等硬件電路設計語言,熟悉數(shù)字邏輯電路設計的相應eda。 15薪
五險一金,正常交按薪資
每天工作8小時,雙休,加班情況適度,不會過夜。
蘇州 昆山市花橋鎮(zhèn)雙聯(lián)國際商務中心7幢6層
上海 浦東新區(qū)晨暉路258號中興智慧園 主要職責
1、負責數(shù)?;旌蟟c中數(shù)字電路架構選取、算法建模仿真、驗證;
2、獨立或帶領團隊數(shù)字電路設計流程,包括rtl代碼編寫、驗證、綜合、時序檢查。
崗位要求:
1.有2年以上數(shù)字ic前端工作經(jīng)驗;
2.熟悉高速adc/dac、數(shù)字信號處理或jesd 204b控制電路;
3.熟悉數(shù)字集成電路前端設計流程,熟悉verilog等硬件電路設計語言,熟悉數(shù)字邏輯電路設計的相應eda。
第12篇 ic版圖設計崗位職責
職責描述:
1.本科學歷,電子/微電子相關專業(yè);
2.三年以上工作經(jīng)驗,熟悉ic設計基本流程;
3.熟練使用ic版圖設計工具(熟練virtuoso 61者優(yōu)先),熟悉cmos工藝流程;
4.有40nm或65nm設計經(jīng)驗者更佳;
5.良好的英語讀寫能力;
6.能嚴格遵守公司及客戶公司的相關管理規(guī)章;
7.具有良好的溝通能力和團隊合作精神,與同事及客戶同事相處融洽,吃苦耐勞。
第13篇 數(shù)字ic設計崗位職責及職位要求
數(shù)字ic設計職位要求
1.本科及以上學歷,半導體器件物理及微電子設計相關專業(yè);
2.了解dram或flash電路設計,了解先進技術節(jié)點標準單元庫設計,具有2年以上設計等相關經(jīng)驗;
3.了解半導體期間物理和深亞微米cmos工藝,具有2年以上cis接口電路設計經(jīng)驗;
4.具有dram或flash電路設計或cis接口電路相關設計經(jīng)驗者優(yōu)先;
5.工作認真、踏實負責,具有良好的團隊合作精神與目標導向意識;
6.良好的英語聽說讀寫能力,能與國外來訪人員流利溝通;
7.熱情、耐心、敬業(yè)、勤奮,有責任感,具有良好的心理素質(zhì)和服務意識。
數(shù)字ic設計崗位職責
1.數(shù)字崗位:dram或flash電路設計,負責dram或flash集成電路數(shù)字電路驗證,新型dram或flash的設計及測試,高性能dram或flash的設計、驗證、集成和測試;
2.數(shù)字崗位:先進技術節(jié)點標準單元庫設計,dtco設計與開發(fā)。
第14篇 ic模擬設計工程師崗位職責
職位描述:
設計高速模擬/混合信號ic,完成仿真和驗證,撰寫設計文檔;
崗位要求
1、微電子或電子相關專業(yè),碩士及以上學歷;
2、設計過adc/dac,serdes,cdr,pll中的一種或多種;
3、能熟練使用eda軟件進行電路、版圖設計和仿真;
4、具有扎實的信號和系統(tǒng)基礎。
工作區(qū)域:
蘇州、新加坡
第15篇 ic版圖設計工程師崗位職責
職責描述:
1.本科學歷,電子/微電子相關專業(yè);
2.三年以上工作經(jīng)驗,熟悉ic設計基本流程;
3.熟練使用ic版圖設計工具(熟練virtuoso 61者優(yōu)先),熟悉cmos工藝流程;
4.有40nm或65nm設計經(jīng)驗者更佳;
5.良好的英語讀寫能力;
6.能嚴格遵守公司及客戶公司的相關管理規(guī)章;
7.具有良好的溝通能力和團隊合作精神,與同事及客戶同事相處融洽,吃苦耐勞。
第16篇 集成電路ic設計工程師崗位職責、要求以及未來可以發(fā)展的方向
上班的公交ic卡,atm取錢的銀行卡,樓宇的門卡等等,在現(xiàn)代世界不可或缺,ic設計工程師就是一個從事ic開發(fā)的職業(yè)。隨著中國ic設計產(chǎn)業(yè)漸入佳境,越來越多的工程師加入到這個新興產(chǎn)業(yè)中。成為ic設計工程師所需門檻較高,往往需要有良好的數(shù)字電路系統(tǒng)及嵌入系統(tǒng)設計經(jīng)驗,了解arm體系結構,良好的數(shù)字信號處理、音視頻處理,圖像處理及有一定的vlsi基礎。
集成電路ic設計工程師崗位職責
1.負責數(shù)字電路的規(guī)格定義、rtl代碼編寫、驗證、綜合、時序分析、可測性設計;
2.負責進行電路設計、仿真以及總體布局和修改;
3.制作ic芯片功能說明書;
4.負責芯片的開發(fā)和設計工作;
5.負責與版圖工程師協(xié)作完成版圖設計,提供技術支持;
6.及時編寫各種設計文檔和標準化資料,實現(xiàn)資源、經(jīng)驗共享。
集成電路ic設計工程師崗位要求
1.有扎實的電路基礎知識,有一定的集成電路工藝基礎,有較強的電路分析能力;
2.熟悉eda的電路設計、版圖設計及模擬工具;
3.熟悉模擬集成電路設計流程和設計方法;
4.熟悉模擬集成電路基本構造模塊如adc/dac,pll,bandgap,op-amp,comparator,buffer等;
5.能夠設計相應的集成電路;
6.具有團隊合作能力,解決問題能力強。
集成電路ic設計工程師發(fā)展方向
可向以下方向發(fā)展:
1.技術經(jīng)理
2.電子技術研發(fā)工程師
3.it項目經(jīng)理
第17篇 數(shù)字ic前端設計崗位職責
數(shù)字ic前端設計 主要職責
1、負責數(shù)?;旌蟟c中數(shù)字電路架構選取、算法建模仿真、驗證;
2、獨立或帶領團隊數(shù)字電路設計流程,包括rtl代碼編寫、驗證、綜合、時序檢查。
崗位要求:
1.有2年以上數(shù)字ic前端工作經(jīng)驗;
2.熟悉高速adc/dac、數(shù)字信號處理或jesd 204b控制電路;
3.熟悉數(shù)字集成電路前端設計流程,熟悉verilog等硬件電路設計語言,熟悉數(shù)字邏輯電路設計的相應eda。 15薪
五險一金,正常交按薪資
每天工作8小時,雙休,加班情況適度,不會過夜。
蘇州 昆山市花橋鎮(zhèn)雙聯(lián)國際商務中心7幢6層
上海 浦東新區(qū)晨暉路258號中興智慧園 主要職責
1、負責數(shù)?;旌蟟c中數(shù)字電路架構選取、算法建模仿真、驗證;
2、獨立或帶領團隊數(shù)字電路設計流程,包括rtl代碼編寫、驗證、綜合、時序檢查。
崗位要求:
1.有2年以上數(shù)字ic前端工作經(jīng)驗;
2.熟悉高速adc/dac、數(shù)字信號處理或jesd 204b控制電路;
3.熟悉數(shù)字集成電路前端設計流程,熟悉verilog等硬件電路設計語言,熟悉數(shù)字邏輯電路設計的相應eda。
第18篇 ic設計驗證工程師崗位職責
ic設計驗證工程師 西安紫光國芯半導體有限公司 西安紫光國芯半導體有限公司,華芯半導體,西安紫光國芯,西安紫光國芯半導體有限公司,紫光國芯 以下招聘職位均為公司設計服務部門的工程師職位,為上海大型國際ic公司以及國內(nèi)頂端ic公司提供on-site設計服務。
西安紫光國芯的設計服務部門能夠提供高端設計服務,具備從設計規(guī)格到芯片流片完整流程的設計經(jīng)驗,包括:設計實現(xiàn)、功能驗證、綜合和dft、物理實現(xiàn)、時序和物理檢查、流片。公司在過去幾年中成功為客戶完成了十幾款soc在65nm/40nm/28nm/14nm工藝上的soc芯片設計和流片,幫助客戶低成本的、高效的實現(xiàn)產(chǎn)品化,是目前國內(nèi)最大的設計服務外包服務商,所服務的客戶均為國際知名大型芯片設計公司以及國內(nèi)頂端芯片設計公司,具備一流的技術及設計環(huán)境以及良好的文化氛圍,我們的員工在客戶端承擔核心技術板塊,使其可以快速穩(wěn)定成長。
我們各個業(yè)務板塊均提供先進的設計開發(fā)環(huán)境,良好的企業(yè)文化以及人文關懷,優(yōu)厚的薪酬待遇,完善的休假體系,全面的社會及商業(yè)保險。誠邀有志ic事業(yè)的人才加盟共同發(fā)展!
responsibilities:
1. according to the design specification, be responsible for the verification plan and verification objective definition.
2. test-bench development (modeling, assertions, checkers, monitors, score-board, regressions, coverage), test-case development (sequence, vrad) and integration.
3. work with random verification methodology(vmm, ovm, uvm, erm)
4. work as an independent verification engineers to check the design functionality at soc module level and chip level.
5. work as interface with front-end and back-end engineer to optimize or review the design architecture and implementation.
6. verilog or vhdl coding according to design specification or external/internal ip integration.
7. support the post simulation with gate-level verilog or vhdl net list.
requirements:
1. either bachelor, master or phd in microelectronics, electronic engineering, or related field, 2+ years of verification working experience.
2. experience with verification language (specman/e-language, system-verilog, vera)
3. experience with rtl coding and simulators (modelsim, nc-sim).
4. basic knowledge of script language (perl, tcl, c-language and so on)
5. knowledge about 2g/3g/lte handset baseband architecture, arm, ahb architecture is a plus.
6. knowledge about baseband chip peripheral (usb2.0/usb3.0, ssic, mipi) is a plus.
7. team oriented, love to work in young, international and highly motivated teams.
8. good command of english
第19篇 模擬ic設計工程師崗位職責
崗位職責:
1. 負責根據(jù)客戶需求,制定產(chǎn)品的架構設計和spec定義;
2. 負責完成相關電路的設計,驗證,測試,量產(chǎn)等具體工作;
3. 對產(chǎn)品的噪聲, 穩(wěn)定性, esd 性能等進行提升;
4. 配合版圖設計工程師完成電路版圖設計;
5. 撰寫相關的技術文檔;
能力要求:
1. 精通運算放大器, 比較器, 鎖相環(huán), 模擬數(shù)字轉換器,電荷泵等模塊的設計;
2. 具備獨立工作能力,有低噪聲電路或模擬數(shù)字轉換器設計經(jīng)驗者優(yōu)先;
3. 熟悉半導體工藝流程,熟悉代工廠pdk等設計文件;
4. 有5年以上ic設計經(jīng)驗,熟練ic設計流程和eda工具;
5. 微電子、電子工程等相關專業(yè)碩士以上學歷;
6. cet6,良好的英語讀寫能力和文檔撰寫能力;
崗位職責:
1. 負責根據(jù)客戶需求,制定產(chǎn)品的架構設計和spec定義;
2. 負責完成相關電路的設計,驗證,測試,量產(chǎn)等具體工作;
3. 對產(chǎn)品的噪聲, 穩(wěn)定性, esd 性能等進行提升;
4. 配合版圖設計工程師完成電路版圖設計;
5. 撰寫相關的技術文檔;
能力要求:
1. 精通運算放大器, 比較器, 鎖相環(huán), 模擬數(shù)字轉換器,電荷泵等模塊的設計;
2. 具備獨立工作能力,有低噪聲電路或模擬數(shù)字轉換器設計經(jīng)驗者優(yōu)先;
3. 熟悉半導體工藝流程,熟悉代工廠pdk等設計文件;
4. 有5年以上ic設計經(jīng)驗,熟練ic設計流程和eda工具;
5. 微電子、電子工程等相關專業(yè)碩士以上學歷;
6. cet6,良好的英語讀寫能力和文檔撰寫能力;
第20篇 資深ic設計工程師崗位職責
資深模擬ic設計工程師 1. 有功能模塊設計經(jīng)驗;
2、熟悉高速串行接口收發(fā)器、或射頻ic設計等;
3、熟悉cmos工藝特性;
4、精通晶體管和cmos工作原理;
5、精通常用模擬電路。
1. 有功能模塊設計經(jīng)驗;
2、熟悉高速串行接口收發(fā)器、或射頻ic設計等;
3、熟悉cmos工藝特性;
4、精通晶體管和cmos工作原理;
5、精通常用模擬電路。